Descripción del puesto:
1. Responsable de seleccionar soluciones para dispositivos de lógica digital, evaluando recursos de software y hardware, rendimiento y herramientas de desarrollo;
2. Responsable de la arquitectura del chip FPGA/ASIC/SOC, el diseño de la solución y el diseño de la interfaz de software/hardware del producto;
3. Responsable del diseño RTL y la verificación de los módulos lógicos clave del producto;
4. Responsable de la arquitectura y la implementación de la plataforma general en el campo de la tecnología de lógica digital;
5. Responsable de la integración del sistema, los avances técnicos, la localización de problemas, etc., del producto.
Requisitos del puesto:
1. Más de 3 años de experiencia en desarrollo de FPGA/ASIC, con al menos una participación completa en proyectos de diseño de chips FPGA a gran escala y aplicaciones de comercialización;
2. Familiarizado con las estructuras de chips, los entornos de desarrollo y las herramientas de depuración de simulación de empresas como Altera/Xilinx/Lattice;
3. Dominio de al menos un lenguaje HDL en Verilog/HDL/SystemVerilog;
4. Dominio de las restricciones temporales, el análisis temporal y los métodos de optimización temporal;
5. Experiencia en el desarrollo de interfaces de alta velocidad FPGA;
6. Familiarizado con los métodos e implementación del procesamiento de señales digitales basado en FPGA;
7. Se prefiere la familiaridad con los desarrolladores de software y hardware de SOC basados en FPGA.
6. Se dará prioridad a quienes hayan desarrollado sensores, medición láser, TDC y controladores servo;